XCV600E-6HQ240I - XILINX - GATE ARRAY PROGRAMMABILI del CAMPO di VIRTEX™-E 1.8V
Alta luce: |
chip programmabili di CI,chip del circuito integrato |
---|
Dettaglio rapido:
Virtex™-E 1,8 gate array programmabili del campo di V
Descrizione:
La famiglia di Virtex-E FPGA consegna le soluzioni programmabili ad alto rendimento e di grande capacità di logica. Aumenti drammatici nel risultato di efficienza del silicio dall'ottimizzazione dell'architettura nuova per efficienza dell'posto-e-itinerario e dallo sfruttamento 6 del processo aggressivo di CMOS del μm del metallo 0,18 di strato. Questi avanzamenti rendono Virtex-E FPGAs alternative potenti e flessibili ai gate array maschera-programmati. La famiglia di Virtex-E comprende i nove membri in tabella 1.
La costruzione sull'esperienza ha guadagnato da Virtex FPGAs, la famiglia di Virtex-E è un passo avanti evolutivo nella progettazione programmabile di logica. Combinando un'ampia varietà di caratteristiche del sistema programmabili, una gerarchia ricca di veloce, risorse flessibili di interconnessione e di tecnologia della trasformazione avanzata, la famiglia di Virtex-E consegna una soluzione programmabile ad alta velocità e di grande capacità di logica che migliora la flessibilità di progettazione mentre riduce il time to market.
Applicazioni:
• Velocemente, una famiglia ad alta densità di 1,8 V FPGA
- Densità da 58 K ai portoni del sistema da 4 m.
- Una prestazione interna di 130 megahertz (quattro livelli di LUT)
- Progettato per l'operazione a bassa potenza
- PCI 3,3 V compiacenti, 32/64-bit, 33/di 66-MHz
• Tecnologia altamente flessibile di SelectI/O+™
- Sostiene 20 norme di interfaccia ad alto rendimento
- Fino a 804 I/Os scegliere-conclusi o 344 paia differenziali dell'ingresso/uscita per una larghezza di banda aggregata > di 100 Gb/s
• Supporto di segnalazione differenziale
- LVDS (622 Mb/s), BLVDS (bus LVDS), LVPECL
- I segnali differenziali dell'ingresso/uscita possono essere input, uscita, o ingresso/uscita
- Compatibile con i dispositivi differenziali standard
- Input di orologio di LVDS e di LVPECL per gli orologi di 300+ megahertz
• Tecnologia ad alto rendimento privata di SelectLink™
- Doppio tasso di dati (RDT) al collegamento di Virtex-E
- Metodologia del web della generazione di HDL
• Gerarchia di memoria specializzata di SelectRAM+™
- 1 Mb di RAM distribuito configurabile interno
- Fino a 832 KB del blocco interno sincrono RAM
- Vera capacità di BlockRAM della doppia porta
- Larghezza di banda di memoria fino a 1,66 Tb/s (larghezza di banda equivalente di oltre 100 canali di RAMBUS)
- Progettato per le interfacce ad alto rendimento alle memorie esterne
- 200 megahertz ZBT* SRAMs
- 200 Mb/s RDT SDRAMs
- Di sostegno da progettazione libera di riferimento di Synthesizable
• Circuiti incorporati ad alto rendimento della gestione dell'orologio
- Otto cicli Ritardo-bloccati completamente digitali (DLLs)
- Duty cycle Digitale-sintetizzato di 50% per le doppie applicazioni di tasso di dati (RDT)
- L'orologio si moltiplica e si divide
- conversione di Zero-ritardo degli orologi ad alta velocità di LVPECL/LVDS a qualsiasi norma dell'ingresso/uscita
• L'architettura flessibile equilibra la velocità e la densità
- Dedicato porti la logica per aritmetica ad alta velocità
- Supporto dedicato di moltiplicatore
- Catena della cascata per la funzione dell'ampio-input
- Registri/fermi abbondanti con l'orologio permettere a ed insieme doppio e risistemazione sincroni/asincroni
- Trasportare interno di 3 stati
- Logica di frontiera-ricerca di IEEE 1149,1
- diodo del sensore di Dado-temperatura
• Di sostegno da Xilinx Foundation™ e dai sistemi di sviluppo di Alliance Series™
- Più ulteriormente compilare una riduzione di tempo di 50%
- Ideale dello strumento di Team Design di Internet (ITD) per le progettazioni milione più di densità di portone
- Ampia selezione delle piattaforme della stazione di lavoro e del PC
• A configurazione basata a SRAM del In-sistema
- Ri-programmabilità illimitata
• Opzioni d'imballaggio avanzate
- una Chip-scala da 0,8 millimetri
- 1,0 millimetri BGA
- 1,27 millimetri BGA
- HQ/PQ
• 0,18 processi del metallo del μm 6-Layer
• La fabbrica 100% ha provato
Specifiche:
Schede | Virtex-E 1.8V |
Obsolescenza di PCN | XC1700, 5200, HQ, famiglie 19/Jul/2010 di SCD |
Imballaggio di serie | 1 |
Categoria | Circuiti integrati (CI) |
Famiglia | Incastonato - FPGAs (gate array programmabile del campo) |
Serie | Virtex®-E |
Numero dei laboratori/CLBs | 3456 |
Numero degli elementi di logica/cellule | 15552 |
RAM Bits totale | 294912 |
Numero della I /O | 158 |
Numero dei portoni | 985882 |
Tensione - rifornimento | 1,71 V ~ 1,89 V |
Montaggio del tipo | Supporto di superficie |
Temperatura di funzionamento | -40°C ~ 100°C |
Pacchetto/caso | 240-BFQFP ha esposto il cuscinetto |
Pacchetto del dispositivo del fornitore | 240-PQFP (32x32) |