Invia messaggio

Chip programmabile XC3042-100PG132 RoHS di prestazione di CMOS del chip di gate array di FPGAs

Quantità di ordine minimo: 1 PCS
MOQ
negotiate
Prezzo
Chip programmabile XC3042-100PG132 RoHS di prestazione di CMOS del chip di gate array di FPGAs
Caratteristiche Galleria Descrizione di prodotto Richieda una citazione
Caratteristiche
Specificazioni
Produttore Part Number: XC3042-100PG132
Marca: XILINX
Applicazioni: Gate array programmabile del campo
Tipo: circuito integrato
Luogo di origine: Produttore originale
Descrizione: Nuovo in originale
Evidenziare:

Chip di gate array di FPGAs

,

Chip RoHS di gate array

,

Chip programmabile di prestazione di CMOS

Informazioni di base
Luogo di origine: Fabbrica originale
Marca: xilinx
Certificazione: Lead free / RoHS Compliant
Numero di modello: XC3042-100PG132
Termini di pagamento e spedizione
Imballaggi particolari: Imballaggio standard
Tempi di consegna: All'interno di 3days
Termini di pagamento: T/T in anticipo, Western Union, Xtransfer
Capacità di alimentazione: 1000
Descrizione di prodotto

CHIP PROGRAMMABILE XC3042-100PG132 - XILINX DI IC - GATE ARRAY PROGRAMMABILI DEL CAMPO

 

Descrizione di prodotto dettagliata
Alta luce:

chip programmabili di CI

,

chip del circuito integrato

 

 

 

Dettaglio rapido:

 

Gate array programmabili del campo

 

 

Descrizione:

 

I gate array programmabili del campo di XC3000-Series (FPGAs) forniscono un gruppo di circuiti integrati ad alto rendimento, ad alta densità, digitali. La loro architettura regolare, allungabile, flessibile, utente-programmabile di matrice è composta di deposito di programma di configurazione più tre tipi di elementi configurabili: un perimetro dei blocchetti dell'ingresso/uscita (IOBs), una matrice di centro delle birre forte e scure configurabili di logica (CLBs) e risorse per il collegamento. La struttura generale di FPGA è indicata nella figura 2. Il sistema di sviluppo fornisce il bloccaggio schematico e l'posto-e-itinerario automatico per l'entrata di progettazione. La simulazione della sincronizzazione e di logica ed emulazione del in-circuito è disponibile come alternative di verifica di progettazione. Il redattore di progettazione è usato per l'ottimizzazione di progettazione interattiva e compilare il modello di dati che rappresenta il programma di configurazione.

Le funzioni ed i collegamenti di logica dell'utente di FPGA sono determinati dai dati di programma di configurazione memorizzati in cellule di memoria statiche interne. Il programma può essere caricato in c'è ne di parecchi modi per accomodare i vari requisiti di sistema. I dati di programma risiedono esternamente in un EEPROM, in un EPROM o in una ROM sul circuito dell'applicazione, o su un disco a disco magnetico o rigido. la logica di inizializzazione del Su chip prevede caricamento automatico facoltativo dei dati di programma a ciclo iniziale. Le promenadi di configurazione di serie del compagno XC17XX forniscono uno stoccaggio molto semplice di programma di configurazione di serie in un pacchetto programmabile di una volta.

Le famiglie programmabili di gate array del campo XC3000 fornire vari capacità di logica, stili del pacchetto, gamme di temperature e gradi di velocità.

 

 

Applicazioni:

 

• Una linea completa di quattro famiglie di prodotto programmabili di gate array del campo relativo

- XC3000A, XC3000L, XC3100A, XC3100L

• Ideale per una vasta gamma di mansioni su ordinazione di progettazione di VLSI

- Sostituisce TTL, MSI e l'altra logica di PLD

- Integra i sottosistemi completi in un singolo pacchetto

- Evita il NRE, ad azione ritardata ed il rischio di gate array mascherati convenzionali

• Tecnologia di memoria statica ad alto rendimento di CMOS

- I tassi levi garantiti di 70 - 370 megahertz, ritardi di logica da 7 a 1,5 NS

- Velocità di clock del sistema oltre 85 megahertz

- Assorbimento di corrente basso di potenza attiva e tranquillo

• Architettura flessibile di FPGA

- Matrici compatibili che variano da 1.000 ad una complessità di 7.500 portoni

- Estese capacità combinatorie e e dell'ingresso/uscita del registro,

- Alta distribuzione di segnale di uscita, reti dell'orologio di basso direzione obliqua

- 3 capacità interne del bus dello stato

- Soglie dell'input di CMOS o di TTL

- amplificatore dell'oscillatore piezoelettrico del Su chip

• Reprogrammability illimitato

- Ripetizione facile di progettazione

- cambiamenti di logica del In-sistema

• Estese opzioni d'imballaggio

- Oltre 20 pacchetti differenti

- Pacchetti di plastica e ceramici di pin-grid-array e del superficie-supporto

- Opzioni sottili e molto sottili del flat pack del quadrato (TQFP e VQFP)

• Aspetti per produzione in volume

- Disponibilità di prodotto standard e disponibile immediatamente

- dispositivi pretestati 100% della fabbrica

- Annotazione eccellente di affidabilità

• Sistema di sviluppo completo

- Bloccaggio schematico, posto automatico ed itinerario

- Simulazione di sincronizzazione e di logica

- Redattore di progettazione interattiva per ottimizzazione di progettazione

- Calcolatore cronometrante

- Interfacce agli ambienti popolari di progettazione come Viewlogic, cadenza, i grafici del mentore ed altri

 

 

Specifiche:

 

numero del pezzo. XC3042-100PG132
Produttore xilinx
abilità del rifornimento 10000
datecode 10+
pacchetto PLCC
osservazione nuove ed azione originali
Prodotti raccomandati
Mettetevi in ​​contatto con noi
Persona di contatto : Jack
Telefono : +8618098974141
Caratteri rimanenti(20/3000)