Dettaglio rapido:
Virtex™ 2,5 gate array programmabili del campo di V
Descrizione:
La famiglia di Virtex FPGA consegna le soluzioni programmabili ad alto rendimento e di grande capacità di logica. Aumenti drammatici nel risultato di efficienza del silicio dall'ottimizzazione dell'architettura nuova per efficienza dell'posto-e-itinerario e dallo sfruttamento 5 del processo aggressivo di CMOS del µm del strato-metallo 0,22. Questi avanzamenti rendono Virtex FPGAs alternative potenti e flessibili ai gate array maschera-programmati. La famiglia di Virtex comprende i nove membri indicati in tabella 1.
La costruzione sull'esperienza acquisita dalle generazioni precedenti di FPGAs, la famiglia di Virtex rappresenta un passo avanti rivoluzionario nella progettazione programmabile di logica. Combinando un'ampia varietà di caratteristiche del sistema programmabili, una gerarchia ricca di veloce, risorse flessibili di interconnessione e di tecnologia della trasformazione avanzata, la famiglia di Virtex consegna una soluzione programmabile ad alta velocità e di grande capacità di logica che migliora la flessibilità di progettazione mentre riduce il time to market.
Applicazioni:
• Velocemente, gate array Campo-programmabili ad alta densità
- Densità da 50k ai portoni del sistema di 1M
- Prestazione di sistema fino a 200 megahertz
- PCI 66-MHz compiacente
- Caldo-permutabile per il PCI compatto
• interfacce Multi-standard di SelectIO™
- 16 norme di interfaccia ad alto rendimento
- Si collega direttamente ai dispositivi di ZBTRAM
• Circuiti incorporati della orologio-gestione
- Quattro hanno dedicato i cicli ritardo-bloccati (DLLs) per controllo avanzato dell'orologio
- Quattro reti globali di distribuzione di orologio di basso direzione obliqua primaria, più 24 reti secondarie dell'orologio locale
• Sistema di memoria gerarchico
- LUTs configurabile come 16 bit RAM, 32 bit RAM,
il 16 bit RAM a doppio accesso, o il 16 bit il registro a scorrimento
- Ram a doppio accesso sincrone configurabili 4k-bit
- Interfacce veloci alle ram ad alto rendimento esterne
• Architettura flessibile che equilibra la velocità e la densità
- Dedicato porti la logica per aritmetica ad alta velocità
- Supporto dedicato di moltiplicatore
- Catena della cascata per le funzioni dell'ampio-input
- Registri/fermi abbondanti con l'orologio permettere a ed insieme doppio e risistemazione sincroni/asincroni
- Trasportare interno di 3 stati
- Logica di frontiera-ricerca di IEEE 1149,1
- diodo del sensore di Dado-temperatura
• Di sostegno da FPGA Foundation™ e dai sistemi di sviluppo di Alliance
- Contributo completo alle biblioteche unificate, alle macro relazionale disposte ed al responsabile di progettazione
- Ampia selezione delle piattaforme della stazione di lavoro e del PC
• a configurazione basata a SRAM del in-sistema
- Ri-programmabilità illimitata
- Quattro modi di programmazione
• 0,22 µm processo del metallo di 5 strati
• la fabbrica 100% ha provato
Specifiche:
Schede | Virtex 2,5 V |
Obsolescenza di PCN | XC1700, 5200, HQ, famiglie 19/Jul/2010 di SCD |
Imballaggio di serie | 1 |
Categoria | Circuiti integrati (CI) |
Famiglia | Incastonato - FPGAs (gate array programmabile del campo) |
Serie | Virtex® |
Numero dei laboratori/CLBs | 4704 |
Numero degli elementi di logica/cellule | 21168 |
RAM Bits totale | 114688 |
Numero della I /O | 166 |
Numero dei portoni | 888439 |
Tensione - rifornimento | 2,375 V ~ 2,625 V |
Montaggio del tipo | Supporto di superficie |
Temperatura di funzionamento | 0°C ~ 85°C |
Pacchetto/caso | 240-BFQFP ha esposto il cuscinetto |
Pacchetto del dispositivo del fornitore |
240-PQFP (32x32) |