COMPONENTI ELETTRONICHE DEI MODULI DI NUOVA E DEL CIRCUITO INTEGRATO DI IC DEL CHIP MEMORIA ORIGINALE DI SN65HVDA100QDRQ1
Il dispositivo SN65HVDA100-Q1 è un'interfaccia fisica locale della rete di interconnessione (LIN), che integra il ricetrasmettitore di serie con sveglia e le caratteristiche di protezione. Il bus di LIN è un bus bidirezionale del unico cavo utilizzato tipicamente per le reti a bassa velocità del in-veicolo facendo uso dei tassi di dati da 2,4 kilobits a 20 kilobits. Il flusso di dati dell'uscita di protocollo di LIN su TXD è convertito dallo SN65HVDA100-Q1 in segnale del bus di LIN attraverso un Wave-modellante driver corrente-limitato come descritto da LIN Physical Layer Specification e dall'iso 17987. Il ricevitore converte il flusso di dati dal bus di LIN e produce il flusso di dati con RXD. Il bus di LIN ha due stati: stato dominante (tensione vicino a terra) e stato recessivo (tensione vicino alla batteria). Nello stato recessivo, il bus di LIN è tirato su dalla resistenza pullup interna (il kΩ 30) ed il diodo di serie, così nessun componenti pullup esterne è richiesto per le applicazioni del radar-risponditore. Le applicazioni di comandante richiedono una resistenza pullup esterna (1 kΩ) più un diodo di serie per specificazione di LIN.